AMDが2026年後半に投入を見込むZen 6世代のデスクトップCPU「Olympic Ridge」において、注目されるのはZen 5 LPコアの搭載である。この低消費電力コアは、IPCでZen 5の最大75%を実現しつつ、1コアあたり1W未満で動作するとされ、IntelのEコアよりも優れた電力効率を誇るという。
Zen 6 CCDはTSMCのN2Xプロセスを採用し、最大6GHzのブーストクロックを視野に入れており、L3キャッシュも各CCDあたり48MBへと拡充される。さらに、最大24コア構成への拡大や、IODにはN3PまたはN6プロセスの適用が見込まれており、アーキテクチャ全体において革新的な進化が見られる。
一方で、性能シミュレーションは4nmノード上で行われたものであり、実機における最終的な挙動には不確定要素が残る。MLIDが報じたこれらの情報は興味深いが、現時点では発売までの動向を慎重に見極める必要がある。
Zen 6デスクトップCPU「Olympic Ridge」が示す構成の変革と性能向上の布石

AMDが2026年後半に投入するとされるZen 6世代の「Olympic Ridge」では、従来比で明確な飛躍が見られる。最大24コア構成を採用し、各CCDあたり12コアを搭載、L3キャッシュもCCDごとに48MBへと拡張される見込みである。これにより、並列処理性能の飛躍的な向上が期待されると同時に、帯域幅とキャッシュヒット率の改善に寄与する構成となる。
さらに、Zen 6 CCDはTSMCのN2Xプロセスノードを採用し、ブーストクロックは最大6GHzに達する可能性がある。IODダイについては、N3PあるいはN6が検討されており、世代間の電力効率とデータ転送性能のバランスに配慮した設計が進行しているとみられる。こうした構成変更は、単なるスペック強化にとどまらず、実用性能に直結する合理的な進化を示している。
このように、Olympic Ridgeはアーキテクチャ的な刷新と製造プロセスの進展を両立させる戦略的設計が際立っており、Zen 6世代の到来が単なる世代交代ではなく、デスクトップ市場全体に波及するインパクトを持つ可能性がある。
Zen 5 LPコアが担う省電力性能の中核とその設計思想の意義
Olympic Ridgeにおいて特筆すべきは、I/Oダイに搭載されるとされるZen 5 LPコアの存在である。Moore’s Law Is Deadが報じた内容によれば、この低消費電力コアは1コアあたりの動作電力が1W未満とされ、IntelのEコアを超える電力効率を実現する見通しとなっている。
また、IPCはZen 5クラシックの65〜75%、クロックは50〜60%の性能を有するとされており、省電力領域においても十分な演算性能を保持している。
このZen 5 LPコアの役割は、省エネ処理だけでなく、OSやバックグラウンドタスクの負荷分散にも効果を発揮し得る。
これにより、高負荷時でもフルパフォーマンスコアの負担を軽減し、発熱や消費電力の制御が可能になると予想される。また、MLIDはこれらのLPコアが2.5〜3.5GHzで動作し、IPCはZen 3とZen 4の中間程度になると推定しており、単なる補助的な存在ではなく、設計上の中核的意義を持っているといえる。
この実装は、今後の多コアCPUにおいて、単に性能を追求するだけでなく、用途別に最適化されたコアを組み合わせる「異種統合」戦略の重要性が高まっていることを象徴する動きでもある。
Source:Notebookcheck